
此信息由湘潭大学审核并发布(查看原发布网址),应届生求职网转载该信息只是出于传递更多就业招聘信息,促进大学生就业的目的。如您对此转载信息有疑义,请与原信息发布者湘潭大学核实,并请同时联系本站处理该转载信息。
公司基于RISC-V标准,结合最新的计算机、人工智能、半导体科技的发展,面向国内高端工业领域需求,开发完全自主可控的先进的智能化SoC芯片。具体针对轨道交通、新能源汽车、电力、高端制造、军工等领域的应用系统,实现芯片的按需定制,广泛覆盖从边缘计算到云端的主流应用场景,替代相应的国外芯片产品,成为国内主流的芯片公司之一。我公司倡导以人为本,尊贤重仕的企业文化,希望和员工共同发展、共同进步。现诚邀有贤之士加盟,与我公司共谋美好未来。
主要职责:根据逻辑设计构建FPGA仿真环境并完成FPGA仿真验证;
工作内容:
1, 针对逻辑设计构建FPGA仿真环境,在FPGA上完成设计映射和仿真;
2,配合软硬件设计人员,完成系统的测试和验证工作。
任职资格:
本科及以上,电子、计算机相关专业;
熟练使用Verilog、System Verilog硬件描述语言;
熟练使用Linux系统工具和命令;
熟练使用Xilinx Vivado工具;
熟练使用Mentor Modelsim 或QuestaSim模拟工具;
主要职责:根据设计规范,制定验证方案和计划,构建验证环境,配合设计师进行调试和验证.
工作内容:
1,能够根据设计规范,制定模块级和芯片级验证方案,构建模块级和芯片级验证环境;
2, 按照设计规格提取功能点、设计并编写测试用例;
任职资格:
本科及以上,电子、计算机相关专业;
熟练使用Verilog、System Verilog硬件描述语言;
熟练使用Linux系统工具和命令;
主要职责:功能模块方案设计,RTL逻辑代码设计,模块级功能验证;
工作内容:
1,在设计规范下,完成模块详细设计方案,完成逻辑RTL代码的设计;
2,按照芯片规格的要求,参与完成芯片总体方案、详细设计方案的制定、严格遵循开发流程、模板、标准和规范,确保开发工作按时按质完成;
任职资格:
本科及以上,电子、计算机相关专业;
熟练使用Verilog、System Verilog硬件描述语言;
熟练使用Linux系统工具和命令;
熟练使用Cadence、Synopsys或Mentor逻辑模拟工具;
主要职责:维护编译器及工具链,进行集成开发环境IDE的开发和调试
工作内容:
1,完成工具链的编译和定制工作,
2,完成基于Eclipse的IDE集成开发环境定制。
任职资格:
本科及以上,电子、计算机相关专业;
了解GCC 工具集构成和GCC定制流程;
熟悉C/C /Java开 发;
熟悉Eclipse工具定制;
熟练使用Linux系统;
主要职责:进行固件和Linux OS/RTOS的裁剪、编译和维护工作,按照需求对系统软件进 行定制。
工作内容:
1,完成固件和Linux OS或RTOS的定制和编译工作;
2,与芯片设计前端设计工程师一起,进行芯片模块的测试;
任职资格:
本科及以上,电子、计算机相关专业;
熟练使用GCC 工具集;
熟悉汇编语言,C/C 开发,掌握常用数据结构算法,熟悉软件基本开发流程
能够熟 练使用Linux系统;
熟悉Linux内核或某种RTOS内核者优先。
五险一金、带薪休假、餐补、节日福利、年终奖
联系人:刘凡
联系邮箱:hr@